Detalles del proyecto

ARQUITECTURAS DIGITALES Y DISEÑO CONCURRENTE PARA SISTEMAS EN CHIP PROGRAMABLE ( (24/ZK23)

GRUPO DE INVESTIGACION

  • cayssials, ricardo luis (DIRECTOR)
  • ferro, edgardo carlos (CO-DIRECTOR)
  • duval, martin
  • laiuppa, adrian
  • paez, francisco ezequiel
  • urriza, jose manuel
  • varela, martin

INICIO:

01/01/2013

FINALIZACION:

31/12/2016

DISCIPLINA:

Electrónica

PALABRAS CLAVE

  • SISTEMAS
  • • LOGICA CONFIGURABLE
  • • FPGA
  • • HDL
  • • SOFT-PROCESORS

RESUMEN

El objetivo es el desarrollo de técnicas de dise±o concurrente de HW/SW de arquitecturas de sistemas embebidos basados en tecnologías de lógicas programables (FPGAs). Estas arquitecturas permitirán el dise±o mediante la concurrencia de hardware y software con soporte de sistema operativo de alto nivel para flexibilidad de la plataforma. De esta manera, se desea obtener una metodología de dise±o de arquitecturas de procesamiento adaptables a las características particulares de procesamiento y tiempo real que presentan cada aplicación específica. Las arquitecturas se desarrollarán utilizando lenguajes de descripción de hardware (VHDL, Verilog HDL), ambientes de dise±o concurrente (SOPC) y lógicas programables de alta capacidad (FPGAs). Las actividades del proyecto se enmarcarán en convenios de cooperación con la Escuela Politécnica Superior de la Universidad Autónoma de Madrid.