RESUMEN
Los controladores digitales de tiempo real de alta perfomance utilizan
arquitecturas paralelo. Las mismas están basadas en transputer y
procesadores digitales de señales. Su objetivo principal es obtener
bajos tiempos de respuesta que no pueden ser alcanzados utilizando un
solo procesador. La necesidad creciente de herramientas que permitan
un mejor aprovechamiento de los recursos disponibles y el bajo costo
actual de los componentes de hardware posibilitan el desarrollo de
algoritmos que pueden ser aplicados en forma automática a la
asignación de código de un conjunto de tareas de control en forma
rápida y sencilla. En este proyecto se continuará con la mejora de los
métodos desarrollados aplicando técnicas basadas en Algoritmos
Genéricos, Lógica Difusa y Tabu Search. La Relación de Exito de cada
método la cotejaremos en un escenario exclusivo de tiempo real con
métodos ya existentes, considerando restricciones de recursos, de
alocación, de comunicaciones y de precedencia